periph_cpu_esp32s2.h
Go to the documentation of this file.
1 /*
2  * SPDX-FileCopyrightText: 2022 Gunar Schorcht
3  * SPDX-License-Identifier: LGPL-2.1-only
4  */
5 
6 #pragma once
7 
18 #include "sdkconfig.h"
19 
20 #ifdef __cplusplus
21 extern "C" {
22 #endif
23 
25 #define CLOCK_CORECLOCK (1000000UL * CONFIG_ESP_DEFAULT_CPU_FREQ_MHZ)
26 
30 #define CPU_CYCLES_PER_LOOP (6)
31 
36 #define GPIO0 (GPIO_PIN(PORT_GPIO, 0))
37 #define GPIO1 (GPIO_PIN(PORT_GPIO, 1))
38 #define GPIO2 (GPIO_PIN(PORT_GPIO, 2))
39 #define GPIO3 (GPIO_PIN(PORT_GPIO, 3))
40 #define GPIO4 (GPIO_PIN(PORT_GPIO, 4))
41 #define GPIO5 (GPIO_PIN(PORT_GPIO, 5))
42 #define GPIO6 (GPIO_PIN(PORT_GPIO, 6))
43 #define GPIO7 (GPIO_PIN(PORT_GPIO, 7))
44 #define GPIO8 (GPIO_PIN(PORT_GPIO, 8))
45 #define GPIO9 (GPIO_PIN(PORT_GPIO, 9))
46 #define GPIO10 (GPIO_PIN(PORT_GPIO, 10))
47 #define GPIO11 (GPIO_PIN(PORT_GPIO, 11))
48 #define GPIO12 (GPIO_PIN(PORT_GPIO, 12))
49 #define GPIO13 (GPIO_PIN(PORT_GPIO, 13))
50 #define GPIO14 (GPIO_PIN(PORT_GPIO, 14))
51 #define GPIO15 (GPIO_PIN(PORT_GPIO, 15))
52 #define GPIO16 (GPIO_PIN(PORT_GPIO, 16))
53 #define GPIO17 (GPIO_PIN(PORT_GPIO, 17))
54 #define GPIO18 (GPIO_PIN(PORT_GPIO, 18))
55 #define GPIO19 (GPIO_PIN(PORT_GPIO, 19))
56 #define GPIO20 (GPIO_PIN(PORT_GPIO, 20))
57 #define GPIO21 (GPIO_PIN(PORT_GPIO, 21))
58 /* GPIOs 22 ...25 are not available */
59 #define GPIO26 (GPIO_PIN(PORT_GPIO, 26))
60 #define GPIO27 (GPIO_PIN(PORT_GPIO, 27))
61 #define GPIO28 (GPIO_PIN(PORT_GPIO, 28))
62 #define GPIO29 (GPIO_PIN(PORT_GPIO, 29))
63 #define GPIO30 (GPIO_PIN(PORT_GPIO, 30))
64 #define GPIO31 (GPIO_PIN(PORT_GPIO, 31))
65 #define GPIO32 (GPIO_PIN(PORT_GPIO, 32))
66 #define GPIO33 (GPIO_PIN(PORT_GPIO, 33))
67 #define GPIO34 (GPIO_PIN(PORT_GPIO, 34))
68 #define GPIO35 (GPIO_PIN(PORT_GPIO, 35))
69 #define GPIO36 (GPIO_PIN(PORT_GPIO, 36))
70 #define GPIO37 (GPIO_PIN(PORT_GPIO, 37))
71 #define GPIO38 (GPIO_PIN(PORT_GPIO, 38))
72 #define GPIO39 (GPIO_PIN(PORT_GPIO, 39))
73 #define GPIO40 (GPIO_PIN(PORT_GPIO, 40))
74 #define GPIO41 (GPIO_PIN(PORT_GPIO, 41))
75 #define GPIO42 (GPIO_PIN(PORT_GPIO, 42))
76 #define GPIO43 (GPIO_PIN(PORT_GPIO, 43))
77 #define GPIO44 (GPIO_PIN(PORT_GPIO, 44))
78 #define GPIO45 (GPIO_PIN(PORT_GPIO, 45))
79 #define GPIO46 (GPIO_PIN(PORT_GPIO, 46))
188 #ifdef MODULE_ESP_HW_COUNTER
190 #define TIMER_NUMOF (2)
191 #define TIMER_CHANNEL_NUMOF (1)
192 #endif
193 
237 #define DWC2_USB_OTG_FS_ENABLED 1
238 
242 #define DWC2_USB_OTG_FS_NUM_EP (5)
243 
247 #ifndef DWC2_USB_OTG_FS_RX_FIFO_SIZE
248 #define DWC2_USB_OTG_FS_RX_FIFO_SIZE (128U)
249 #endif
250 
254 #define DWC2_USB_OTG_FS_TOTAL_FIFO_SIZE (1024U)
255 
259 #define USBDEV_CPU_DMA_ALIGNMENT (4)
260 
264 #define USBDEV_NUM_ENDPOINTS DWC2_USB_OTG_FS_NUM_EP
267 #ifdef __cplusplus
268 }
269 #endif
270 
RIOT-OS modification of the bootloader SDK configuration.